珠海矽微电子科技有限公司专注于高可靠性集成电路设计。我们经验丰富的研发团队,先后处理过多个高可靠专用集成电路设计案例,尤其专注于高可靠应用领域,譬如工业控制、医疗,军工、航空以及航天等行业。我们的业务范围包括高可靠专用集成电路以及系统级芯片的设计。
珠海矽微电子科技有限公司为您提供一站式的集成电路设计服务。您需要做的仅仅是写下您需求给我们,我们会很快给您初步的IC设计规范。
1. IP核和解决方案
32位高可靠性系统级芯解决方案(夸父平台)
特性:
32/64位单、双精度浮点处理器
32-bit 精简指令集(RISC)处理器核
双AHB总线结构
动态电源管理
多功能内存控制器, 支持闪存(FLASH), 静存取内存(SRAM) 和同步动态内存(SDRAM)访问
内置错误检测和修正逻辑, 能够检测和修正外部存储器的数据位错误
容错设计, 容忍单寄存/存储器位翻转错误
2. MIL-STD-1553A/B (GJB289) 控制器 IP
特性:
符合美军标MIL-STD-1553A/B标准
支持美军标MIL-STD-1553A/B信息
内部实现一个BC、一个RT和一个MT,可通过软件配置为BC、RT或者MT
双冗余1553B总线
全兼容DDC公司的BU6158X系列控制器
容错设计, 容忍单一寄存器/存储器位翻转错误
3. EBR-1553 BC controller
特性:
波特率 : 10Mbps
符合美军标MIL-STD-1553A/B标准
支持美军标MIL-STD-1553A/B规定的全部消息
内部实现一个总线控制器(BC)
内置HUB,提供32条冗余EBR-1533总线(10M 1553总线)通道
一路MT专用通道
支持多支路(Multi-drop)拓扑技术
容错设计, 容忍单一寄存器/存储器位翻转错误
4. EBR-1553 BM/RT 控制器
特性:
波特率 : 10Mbps
符合军标MIL-STD-1553A/B标准
支持军标MIL-STD-1553A/B标准信息
实现了BM和RT的所有功能,可由软件来配置为MT或RT模式
双冗余1553B总线通道
容错设计, 容忍单一寄存器/存储器位翻转错误
5. USB2.0 全速OTG解决方案
特性:
USB 2.0 全速OTG控制器
支持全速和低速处理
支持全部四类USB传输:批量传输, 同步传输, 中断传输和控制传输
自动产生首帧(SoF)
DEVICE支持最多16个端点
6. CAN 2.0 控制器局域网总线控制器
特性:
符合CAN2.0总线协议
完全全兼容 NXP1000(SJA1000)
高速AHB接口
容错设计, 容忍单一寄存器/存储器位错误
每个端点均具有独立的发送FIFO和接收FIFO
7. 以太网控制器
特性:
执行 IEEE 802.3协议规定的MAC功能
自动32位循环冗余码校验(Cyclic Redundancy Check)产生及校验
延迟循环冗余码校验产生
前导码产生和去除
短帧补偿传输
长帧和短帧检测 (长度限制)
超长信息包传输
全双工
传输速率为10/100 Mbps
当数据包被超时延期时,控制器将放弃此数据包
在全双工模式下 ,自动产生流控制信号和控制帧 (IEEE 802.3x)
在半双工状态下,支持冲突检出和自动重发 (CSMA/CD协议)
当数据包被成功发送/接收时,会将相应的状态位置位
提供MII接口,用以配置外部物理层芯片
内部SRAM实现128 位发送/接收缓存描述符
所有事件均可触发硬件中断
8. 浮点处理单元 (FPU)
符合IEEE-754标准
32/64 位, 单/双精度
支持以下浮点运算
9. 其它外设(MISC)
内置FIFO的SPI控制器
16550 兼容UART
I2C总线(Inter-Integrated Circuit )控制器
I2S(Inter—IC Sound )控制器
LPC总线控制器
PS2控制器
10. 设计流程
需求确认
IC设计SPEC确认
矽微公司起草IC设计规范并交付给用户,用户需尽快反馈,并确认 IC设计规范。
矽微提供两块KF1000子板给用户,用以构建验证平台或目标系统
前端设计
RTL编码, 仿真和FPGA下载文件产生.在这个期间,矽微会交付不同的 FPGA 下载文件给用户验证IC的功
能。在这个最后阶段 ,矽微会与用户一起检查前端设计。
后端设计
综合
仿真
需针对芯片的所有边界条件仿真
布局布线 (P&R placement and routing)
FLOOR PLAN, 时钟树合成(CTS clock tree Synthesis), 布线和以及GDSI I 版图生成 等等.
版图修改
为特殊 IP 块添加DRC标记和GUARD RING等;设计Bond pad、划线槽等;
DRC和LVS检查
流片